首页> 外文OA文献 >Throughput oriented FPGA overlays using DSP blocks
【2h】

Throughput oriented FPGA overlays using DSP blocks

机译:使用DSP模块的面向吞吐量的FPGA覆盖

代理获取
本网站仅为用户提供外文OA文献查询和代理获取服务,本网站没有原文。下单后我们将采用程序或人工为您竭诚获取高质量的原文,但由于OA文献来源多样且变更频繁,仍可能出现获取不到、文献不完整或与标题不符等情况,如果获取不到我们将提供退款服务。请知悉。

摘要

Design productivity is a major concern preventing the mainstream adoption of FPGAs. Overlay architectures have emerged as one possible solution to this challenge, offering fast compilation and software-like programmability. However, overlays typically suffer from area and performance overheads due to limited consideration for the underlying FPGA architecture. These overlays have often been of limited size, supporting only relatively small compute kernels. This paper examines the possibility of developing larger, more efficient, overlays using multiple DSP blocks and then maximising utilisation by mapping multiple instances of kernels simultaneously onto the overlay to exploit kernel level parallelism. We show a significant improvement in achievable overlay size and overlay utilisation, with a reduction of almost 70% in the overlay tile requirement compared to existing overlay architectures, an operating frequency in excess of 300 MHz, and kernel throughputs of almost 60 GOPS.
机译:设计生产率是阻碍FPGA广泛采用的主要问题。叠加架构已成为解决此难题的一种可能的解决方案,它提供了快速编译和类似软件的可编程性。但是,由于对底层FPGA体系结构的有限考虑,覆盖层通常会占用面积和性能开销。这些覆盖通常大小有限,仅支持相对较小的计算内核。本文研究了使用多个DSP模块开发更大,效率更高的覆盖层,然后通过将多个内核实例同时映射到覆盖层上以利用内核级并行性来最大化利用率的可能性。我们显示出可实现的覆盖大小和覆盖利用率得到了显着改善,与现有覆盖体系结构相比,覆盖图块需求减少了近70%,工作频率超过300 MHz,内核吞吐量接近60 GOPS。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
代理获取

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号